高速实时信号处理论文-严明,李斌康,郭明安,杨少华

高速实时信号处理论文-严明,李斌康,郭明安,杨少华

导读:本文包含了高速实时信号处理论文开题报告文献综述及选题提纲参考文献,主要关键词:PIN光电探测器阵列,FPGA,串行数据同步,多路并行

高速实时信号处理论文文献综述

严明,李斌康,郭明安,杨少华[1](2014)在《高速光电探测器阵列实时信号处理系统》一文中研究指出高速光电探测器阵列可对脉冲辐射场的时空分布进行高时间分辨连续测量,但对信号处理电路的性能和紧凑性提出了极为苛刻的要求。探测器阵列的信号处理主要包括探测器模拟信号调理前端和高速模拟信号实时采样处理后端。针对32通道1维光电探测器阵列,设计实现了后端实时信号处理系统。该系统采用多通道高速ADC和FPGA实现了探测器模拟信号的12bit量化,采样频率为75 MHz;针对多通道ADC输出的高速串行信号,设计实现了低开销的时钟对齐与帧识别电路,时钟对齐精度为78ps,保证了对多路高速串行数据的正确获取;基于高性能FPGA,实现了对32个采样通道数据的实时处理与存储,信号处理电路的数据获取和实时处理速度达28.8Gb/s。(本文来源于《现代应用物理》期刊2014年04期)

韩涛,孙娟,于巍巍,雷珺琳[2](2014)在《SAR高速实时信号处理系统设计》一文中研究指出合成孔径雷达回波数据速率一般高达3GSPS,如何采集、存储、压缩、传输如此高速率的数据成为一个难点。文章在分析了SAR回波数据特点的基础上,设计并实现了一个SAR高速实时信号处理系统。该系统以FPGA为核心处理器、ADC08D1500为高性能的AD采集芯片、DDR_SDRAM为数据存储器、TLK2711为数据传输芯片。实验结果表明:本文设计的高速实时信号处理系统性能良好,能够很好地实时处理高速率的SAR回波数据。同时该系统易于实现,具有较强的实用性。(本文来源于《空间电子技术》期刊2014年04期)

陈曦[3](2013)在《单脉冲和差测角雷达的高速实时信号处理系统的设计与实现》一文中研究指出由于恶劣气候条件,飞行员因为无法观测跑道跑道情况,导致飞机无法安全降落。机载跑道成像雷达可以在这样的条件下,对机场跑道两边的角反射器进行探测,实现距离和方位的二维成像,以引导飞机在恶劣气候环境下安全降落。本文选用了单脉冲测角信号处理系统,给出了一种基于FPGA+DSP的系统方案,实现了成像功能。本文介绍了振幅和差式单脉冲测角的基本理论,包括振幅和差测角的基本工作原理,数字正交解调和脉冲压缩具体实现过程等。首先进行系统硬件电路的总体设计,以及各子模块电路的芯片选择和外围电路的设计;其次介绍了FPGA数字正交解调和脉冲压缩的实现过程以及外围接口电路的设计(FPGA模块的编程由Verilog HDL语言实现,仿真由ModelSim软件实现);然后分析了以DSP为核心芯片实现目标参数的解算过程,包括目标方位角和距离的计算,真假目标识别和坐标信息转化的功能;最后进行系统的调试与测试,给出系统模块测试结果,证明该信号处理系统设计方案可行,性能优良,能达到预期效果。(本文来源于《南京理工大学》期刊2013-03-01)

李鑫,姜明[4](2012)在《多核DSP高速实时信号处理系统设计》一文中研究指出介绍了基于TI公司多核定点DSP(TMS320C6474)的高速实时数字信号处理系统。系统利用FPGA作为控制单元和转接芯片,通过SRIO接口作为DSP芯片的数据输入输出接口,具有信号处理能力超高、输入输出接口简洁、以及存储能力较大的优点。在软件实现中,利用了乒乓数据吞吐,静态内存分配技术和叁核软件同步机制,通过优化算法,高效地实现了叁核DSP实时信号处理,计算效率达到了设计要求。在项目图像信号实时处理中得到了成功应用,取得了良好的效果。(本文来源于《光学技术》期刊2012年01期)

孙英钦,姚迪[5](2011)在《高速俯冲SAR多模式实时信号处理系统》一文中研究指出针对高速俯冲SAR多模式实时信号处理系统的特殊性,提出了一种设计与实现方案.对高速俯冲SAR应用背景及工作模式进行介绍,并说明了本系统所使用的SAR成像算法.在此基础上,提出了可包容单通道多子图的扫描SAR处理和叁通道单脉冲处理的系统架构设计方法,并对其中的关键技术如原始数据流方式、高效率数据共享方法、快速模式切换方法和低功耗休眠功能进行具体描述.挂飞试验的实时处理结果验证了本系统的正确性和有效性.(本文来源于《北京理工大学学报》期刊2011年12期)

曹政才,赵应涛,王光国[6](2010)在《基于DSP+FPGA的高速通用实时信号处理平台设计》一文中研究指出为了数据采集处理设备小型化、智能化和一体化,完成大量数据的采集和实时处理,并通过特殊算法完成复杂运算的目的,本文构建了一种基于DSP+FPGA的信号处理平台。该平台采用FPGA来实现FFT运算,利用DSP来完成频域信号的分析和处理以及与上位机的通信,应用CPLD来完成整个系统时序控制。该平台主要特点是硬件电路器件具有实时快速的执行速度,并使用了低功耗、低成本的DSP芯片。(本文来源于《电气电子教学学报》期刊2010年02期)

曾金[7](2009)在《高速实时信号处理系统的FPGA软件设计与实现》一文中研究指出随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几千万到几百亿次运算。因此研制具备高速实时信号处理能力的通用硬件平台越来越受到业界的重视。目前的高速实时信号处理系统一般均采用DSP+FPGA的架构,其中DSP主要负责完成系统通信和基带信号处理算法,而FPGA主要完成信号预处理等前端算法,并提供系统常用的各种外部接口逻辑。本文的主要工作就在于完成通用型高速实时信号处理系统的FPGA软件设计。本文提出了一种基于多DSP与FPGA的通用高速实时信号处理系统的架构。综合考虑各方面因素,作者选择使用两片ADSP-TS201浮点DSP以混合耦合模型构成系统信号处理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系统所需的各种接口,包括与ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外设接口。此外,作者还选择了ADSP-BF533定点DSP加入系统当中以扩展系统音视频信号处理能力,体现系统的通用性。基于FPGA的嵌入式系统设计正逐渐成为现代FPGA应用的一个热点。结合课题需要,作者以Xilinx公司的MicroBlze软核处理器为核心在Virtex-5片内设计了一个嵌入式系统,完成了对CF卡、DDR2 SDRAM存储器的读写控制,并利用片内集成的叁态以太网MAC硬核模块,实现了系统与上位PC机之间的以太网通信链路。此外,为扩展系统功能,适应未来可能的软件升级,进一步提高系统的通用性,还将嵌入式实时操作系统μC/OS-II移植到MicroBlaze处理器上。最后,作者介绍了基于Xilinx RocketIO GTP收发器的高速串行传输设计的关键技术和基本的设计方法,充分体现了目前高速实时信号处理系统的发展要求和趋势。(本文来源于《北京工业大学》期刊2009-04-01)

陶向东[8](2008)在《多DSP并行计算结构在高速实时信号处理系统中的应用》一文中研究指出随着阵列信号处理技术的迅速发展和快速算法的不断出现,对信号处理系统适应新技术和新算法的能力提出了更高的要求,其中并行处理是目前提高系统处理能力较为常见的办法。介绍了并行处理结构的特点,并具体说明了多DSP并行计算结构在高速实时信号处理系统中的应用。(本文来源于《软件导刊》期刊2008年12期)

王明[9](2008)在《基于TS101的高速实时并行信号处理系统设计与研究》一文中研究指出随着数字技术的迅猛发展,对数字信号处理要求也越来越苛刻。在雷达领域,高速度、高精度、大动态范围极高数据吞吐的雷达信号处理系统势在必行。传统的单片DSP系统己很难满足大量数据处理的要求,所以开发高速并行的DSP系统,利用其强大的并联扩展能力,组成超高速的浮点运算能力的实时信号处理系统显得尤为重要。为适应现代数字信号处理发展的要求,本文开发了以4片ADSP-TS101S构成的紧耦合高速实时的并行信号处理系统。文章的第一章节介绍了论文的研究背景、意义和DSP的发展概况;第二章详细阐述了滤波运算的理论知识、实现方法,重点研究了时变加权滤波器的设计,按照一定参数对各种滤波器进行了研究和仿真,并给出了仿真结果;第叁章详细叙述了ADSP-TS101S芯片结构性能特点,并根据系统参数设计要求,给出了相应系统设计方案的实现框图;第四章介绍了ADSP芯片的集成开发环境——VisualDSP++4.0和软件开发流程;第五章详尽叙述了信号处理机的具体实现,给出了各个硬件功能模块的详细设计,以及部分功能模块的测试结果。实验表明,此高速实时并行信号处理系统具有良好的性能,达到了技术设计要求,可适用于多种场合。(本文来源于《电子科技大学》期刊2008-11-01)

冼友伦,卢护林,苏涛[10](2008)在《基于FPGA的多通道高速实时信号处理系统设计》一文中研究指出在高速实时信号处理系统中常采用 FPGA+DSP 的架构,根据各自的优点,FPGA 主要做前端信号处理和系统控制。结合具体工程项目,分析设计如何在 FPGA 中实现中频正交采样(DDC),FPGA 如何与 TS201实现高速链路口通信,以及如何在 FPGA 中实现多路信号并行实时处理。(本文来源于《电子技术应用》期刊2008年09期)

高速实时信号处理论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

合成孔径雷达回波数据速率一般高达3GSPS,如何采集、存储、压缩、传输如此高速率的数据成为一个难点。文章在分析了SAR回波数据特点的基础上,设计并实现了一个SAR高速实时信号处理系统。该系统以FPGA为核心处理器、ADC08D1500为高性能的AD采集芯片、DDR_SDRAM为数据存储器、TLK2711为数据传输芯片。实验结果表明:本文设计的高速实时信号处理系统性能良好,能够很好地实时处理高速率的SAR回波数据。同时该系统易于实现,具有较强的实用性。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

高速实时信号处理论文参考文献

[1].严明,李斌康,郭明安,杨少华.高速光电探测器阵列实时信号处理系统[J].现代应用物理.2014

[2].韩涛,孙娟,于巍巍,雷珺琳.SAR高速实时信号处理系统设计[J].空间电子技术.2014

[3].陈曦.单脉冲和差测角雷达的高速实时信号处理系统的设计与实现[D].南京理工大学.2013

[4].李鑫,姜明.多核DSP高速实时信号处理系统设计[J].光学技术.2012

[5].孙英钦,姚迪.高速俯冲SAR多模式实时信号处理系统[J].北京理工大学学报.2011

[6].曹政才,赵应涛,王光国.基于DSP+FPGA的高速通用实时信号处理平台设计[J].电气电子教学学报.2010

[7].曾金.高速实时信号处理系统的FPGA软件设计与实现[D].北京工业大学.2009

[8].陶向东.多DSP并行计算结构在高速实时信号处理系统中的应用[J].软件导刊.2008

[9].王明.基于TS101的高速实时并行信号处理系统设计与研究[D].电子科技大学.2008

[10].冼友伦,卢护林,苏涛.基于FPGA的多通道高速实时信号处理系统设计[J].电子技术应用.2008

标签:;  ;  ;  ;  

高速实时信号处理论文-严明,李斌康,郭明安,杨少华
下载Doc文档

猜你喜欢